400-003-5559 EN

新闻详情

当前位置: 首页>新闻中心>常见问题
返回
列表

NVSwitch芯片周围MLCC阵列的PDN阻抗优化方案

文章出处:常见问题 网责任编辑: 东莞市平尚电子科技有限公司 阅读量: 发表时间:2025-10-19 02:30:00

NVSwitch芯片周围MLCC阵列的PDN阻抗优化方案


在AI计算集群高速发展的今天,NVSwitch芯片作为实现多GPU互联的核心器件,其供电网络(PDN)的阻抗特性直接影响着信号传输质量和系统稳定性。MLCC(多层陶瓷电容)阵列在PDN阻抗优化中扮演着关键角色,东莞市平尚电子科技有限公司基于工业级技术积累,为AI加速计算系统提供了可靠的MLCC解决方案。


平尚科技文章lgo


PDN阻抗的频域特性要求MLCC阵列具备全频段覆盖能力。平尚科技的MLCC采用X7R介质材料,在100kHz至10MHz的中频段,等效串联电阻(ESR)可稳定在0.8mΩ以下,配合低电感封装设计,将等效串联电感(ESL)控制在0.2nH以内。与普通MLCC相比,这种优化使得在NVSwitch芯片的供电端口处,目标阻抗可降低至1.5mΩ以下,有效抑制芯片工作时的电压波动。


电容值的选择需要根据芯片的电流特性精确配置。平尚科技通过建立精确的仿真模型,建议在NVSwitch芯片周围采用多值并联的方案:100nF电容负责抑制高频噪声,10μF电容处理中频段的电流需求,再辅以47μF电容应对低频波动。这种组合相比单一容值的方案,可将电压纹波峰值控制在15mV以内,优于普通设计的25mV水平。


3Z0A4024logo


温度稳定性对MLCC的高频特性具有重要影响。平尚科技的MLCC通过优化介质材料和电极结构,在-55℃至125℃温度范围内,容量变化率控制在±7%以内。相比之下,普通Y5V材料的MLCC在相同条件下的容量变化可能超过±30%。这种稳定性确保了在AI训练服务器长时间高负载运行时,PDN阻抗特性不会因温度波动而发生显著变化。


封装尺寸的选择需要平衡性能与空间限制。平尚科技的0201封装MLCC通过改进端电极设计,在保持0.1μF容量的同时,寄生电感降至0.15nH,比0402封装的0.3nH降低约50%。这种特性在NVSwitch芯片周围的密集布局中尤为重要,可以有效减少去耦半径,提升高频响应速度。


贴片电容PCB


在实际应用案例中,平尚科技的MLCC阵列方案已成功应用于多个AI计算项目。在某国产AI服务器的NVSwitch供电系统中,采用优化设计的MLCC阵列,将电源完整性(PI)的均方根噪声控制在8mV以内,同时实现了在100MHz频率范围内低于2mΩ的目标阻抗。这些参数完全满足国内AI硬件厂商对高速互连系统的供电要求。


布局策略对阻抗优化效果的影响同样关键。平尚科技建议采用"先小后大"的布局原则,将小容量MLCC尽可能靠近芯片电源引脚,大容量电容适当外扩。通过合理的布局设计,可以有效降低PDN的环路电感,将高频段的阻抗峰值抑制在5mΩ以下。


焊接可靠性是确保MLCC性能充分发挥的基础。平尚科技的MLCC通过采用柔性端电极结构,在温度循环测试中,可承受-55℃至125℃的1000次循环而无开裂现象。这种机械稳定性确保了在服务器长期运行过程中,MLCC阵列能够保持稳定的电气性能。


MLCC组成结构


平尚科技工业级MLCC产品已通过严格的可靠性验证。在85℃/85%RH的高温高湿测试中,绝缘电阻保持在10^8Ω以上,且容量变化率不超过初始值的±5%,完全满足AI加速计算系统对元器件可靠性的要求。


随着AI计算芯片功耗的不断提升,PDN阻抗优化将面临更大挑战。平尚科技通过持续改进MLCC的介质材料和封装技术,为NVSwitch等高速芯片提供了可靠的供电保障,助力国产AI计算系统实现更高水平的性能表现。

热门文章

最新资讯

首页首页 产品中心产品中心 关于我们关于我们 一键呼我一键呼我 backtop回顶